Элементы схемотехники цифровых устройств обработки информации | страница 12



Таким образом, рассмотренный элемент осуществляет логическую операцию И-НЕ.

Простейшая схема элемента ТТЛ имеет ряд недостатков. При последовательном включении таких элементов, когда к выходу элемента подключаются эмиттеры других таких же элементов, ток, потребляемый от ЛЭ, увеличивается, уменьшается напряжение высокого уровня (лог. «1»). Поэтому элемент обладает низкой нагрузочной способностью. Это обусловлено наличием больших эмиттерных токов многоэмиттерного транзистора в инверсном режиме, которые потребляются от ЛЭ транзисторами-нагрузками.

Кроме того, эта схема имеет малую помехоустойчивость по отношению к уровню положительной помехи: U>+>ПОМ=U>БЭ.нас–U>0=U>БЭ.нас–2U>КЭ.нас. Для устранения указанных недостатков используют схемы ТТЛ со сложным инвертором (Рисунок 11,б).

3.2.2 ТТЛ элемент со сложным инвертором 

Схема ТТЛ со сложным инвертором (рисунок 11,б) также, как и схема с простым инвертором, осуществляет логическую операцию И-НЕ. При наличии на входах напряжения лог. «0» многоэмиттерный транзистор VT1 находится в режиме насыщения, а транзистор VT2 закрыт. Следовательно, закрыт и транзистор VT4, поскольку ток через резистор R4 не протекает и напряжение на базе VT4 U>бэ>4="0". Транзистор VT3 открыт, так как его база подключена к источнику питания E через резистор R2. Сопротивление резистора R3 невелико, поэтому VT3 работает как эмиттерный повторитель. Через транзистор VT3 и открытый диод VD протекает ток нагрузки логического элемента и выходное напряжение, соответствующее уровню лог. «1», равно напряжению питания за минусом падения напряжения U>БЭ.нас, падения напряжения на открытом диоде U=U>БЭ.нас и небольшого падения напряжения на сопротивлении R>2 от тока базы VT2: U¹=E–2U>КЭ.нас R>2I>2 = U>n–2U>БЭ.нас.

Рассмотренному режиму соответствует участок 1 передаточной характеристики логического элемента ТТЛ (рисунок 12.а)

Рисунок 12 Характеристики базового ЛЭ серии 155:

а – передаточная, б – входная.


При увеличении напряжения на всех входах потенциал базы VT2 возрастает и при U>ВХ=U>0>пор транзистор VT2 открывается, начинает протекать коллекторный ток I>K>2 через резисторы R2 и R4. В результате базовый ток VT3 уменьшается, падение напряжения на нём увеличивается и выходное напряжение снижается (участок 2 на рисунке 12). Пока на резисторе R4падение напряжения U>R>4<U>БЭ.нас  транзистор VT4 закрыт. Когда U>ВХ=U¹>пор=2U>БЭ.насU>КЭ.нас открывается транзистор VT4. Дальнейшее увеличение входного напряжения приводит к насыщению VT2 и VT4 и переходу VT1 в инверсный режим (участок 3 на рисунке 12). При этом потенциал точки «