Компьютерра, 2008 № 19 (735) | страница 68



Phenom X4

Долгожданный ответ AMD на новую архитектуру Intel Core - архитектура K10, первыми серийными представителями которой стали четырехъядерные Phenom X4 (кодовое название Agena). "Феномы" чуть ли не на сто долларов дешевле четырехъядерных Core 2 Quad, и уже одно это интригует. Phenom X4 - пока единственные серийно выпускающиеся процессоры "феноменального" семейства, к которым в ближайшее время должны присоединиться трехъядерные Phenom X3 и "экстремальные" Phenom FX.

Безусловно, микроархитектура K10 - значительный шаг вперед по сравнению с архитектурой K8 (это не опечатка, в AMD действительно пропустили девятку в нумерации), а тот факт, что K10, как и Core, изначально разрабатывалась в расчете на многоядерные процессоры, говорит сам за себя. В компании возлагают большие надежды на K10, о чем свидетельствует даже история с обнаружением ошибки в первых Phemon, c которой никогда не столкнется ни один обычный пользователь, и выпуском патча для нее.

На сегодняшний день в линейку Phenom X4 входят семь чипов с индексами 9850, 9750, 9650, 9600, 9550, 9500 и 9100e. Все эти процессоры выполнены по 65-нм технологии и оснащены кэшем L2 общим объемом 2 Мбайт и кэшем L3 объемом 2 Мбайт. Встроенный двухканальный контроллер оперативной памяти поддерживает DDR2 1066/800/667/533/400.

Чип предназначен для установки в новый разъем Socket AM2+, при этом обратно совместим с разъемом Socket AM2, но в последнем случае не будут задействованы все энергосберегающие функции процессора, а частота системной шины будет ограничена.

Пока трудно предсказать судьбу Phenom X4 - они только недавно появились в магазинах. В целом же архитектура K10 довольно перспективна, и вполне возможно, что она позволит AMD добиться такого же успеха, как в свое время с Athlon 64.


Архитектура AMD K10

Не вдаваясь в подробности, назовем главные особенности архитектуры K10. Во-первых, все ядра выполняются на одном кристалле, оснащаются выделенным кэшем L2 и общим для всех ядер кэшем L3. Во-вторых, в чипе теперь применяются два независимых контроллера памяти, что позволяет ускорить доступ в реальных условиях. В-третьих, существенно переработаны блоки выборки, предсказания переходов и ветвлений и диспетчеризации, к тому же блоки вычислений с плавающей запятой стали 128-битными. В-четвертых, появилась поддержка новой системной шины HyperTransport 3.0 с динамически изменяемой рабочей частотой, пропорциональной частоте центрального процессора, что позволяет оптимизировать поток данных для каждого конкретного чипа. Наконец, в K10 реализованы новые энергосберегающие технологии, обесточивающие незагруженные элементы процессора и обеспечивающие независимую регулировку частот разных ядер, а также независимое питание ядер и контроллера памяти. Подробно о К10 мы писали в "КТ" #1-2 за 2008 год.